{"id":315440,"date":"2020-02-24T20:00:42","date_gmt":"2020-02-24T20:00:42","guid":{"rendered":"http:\/\/www.hier-luebeck.de\/politik-wirtschaft\/arasan-kuendigt-die-sofortige-verfuegbarkeit-seines-sureboottm-xspi-host-ip-an\/"},"modified":"2024-11-24T16:36:58","modified_gmt":"2024-11-24T15:36:58","slug":"arasan-kuendigt-die-sofortige-verfuegbarkeit-seines-sureboottm-xspi-host-ip-an","status":"publish","type":"post","link":"https:\/\/hier-luebeck.de\/index.php\/arasan-kuendigt-die-sofortige-verfuegbarkeit-seines-sureboottm-xspi-host-ip-an\/","title":{"rendered":"Arasan k\u00fcndigt die sofortige Verf\u00fcgbarkeit seines SUREBOOT(TM) xSPI Host IP an"},"content":{"rendered":"<p>San Jose, Kalifornien (ots\/PRNewswire) &#8211; Arasan Chip Systems, ein f\u00fchrender Anbieter von Halbleiter-IP f\u00fcr mobile und automobile SoCs, gab heute die sofortige Verf\u00fcgbarkeit seines xSPI Host IP-Cores bekannt, der die JEDEC JESD251-Spezifikation unterst\u00fctzt Arasan erweitert sein Solid State Storage-IP-Portfolio mit der sofortigen Verf\u00fcgbarkeit seines eXpanded Serial Peripheral Interface <!--more-->(xSPI) IP, das der JEDEC JESD251 xSPI-Spezifikation V1.0 entspricht. Das xSPI IP unterst\u00fctzt au\u00dferdem JESD216D Serial Flash Discoverable Parameters (SFDP). JEDEC JESD251 standardisiert die NOR Flash-Ger\u00e4teschnittstellen. Arasans xSPI IP ist ein universelles NOR Flash Interface IP mit Unterst\u00fctzung f\u00fcr Octal SPI-, QSPI-, Dual SPI- und SPI-Schnittstellen. Arasan wei\u00df als Vorreiter im Bereich Speicherschnittstellen-IP, dass SoCs direkt aus NOR FLASH booten und die Zuverl\u00e4ssigkeit der xSPI-Schnittstelle im Hinblick auf Konformit\u00e4t und ausfallsichere Leistung unabdingbar ist. Arasans xSPI IP wurde auf RTL-Level mit einer eigenen Testumgebung und VIP von Drittanbietern strengen Tests unterzogen. Das IP wurde auch auf FPGA mit xSPI Flash Memory-Ger\u00e4ten getestet. Arasan bietet eine komplette xSPI IP-L\u00f6sung mit Software, FPGA Prototyping-Plattform und UVM-basiertem VIP von Drittanbietern zus\u00e4tzlich zur Verilog RTL Code- und Testumgebung. Arasan xSPI IP erg\u00e4nzt das umfangreiche Portfolio an Solid State Storage-IP, das UFS + M-PHY IP, eMMC IP, SD Card Host IP + SD UHS-II IP und ONFI NAND Flash IP + ONFI PHY IP umfasst. Verf\u00fcgbarkeit Das Arasan xSPI Host IP ist ab sofort f\u00fcr ASIC- und FPGA-Anwendungen verf\u00fcgbar. Arasan ist Mitglied der Xilinx, Intel und Microsemi FPGA IP Partnerprogramme. Informationen zu Arasan Arasan Chip Systems ist Mitglied der JEDEC und ein f\u00fchrender Anbieter von IP f\u00fcr mobile Speicher und mobile Verbindungsschnittstellen. Die hochwertigen, siliziumerprobten Total IP Solutions von Arasan umfassen digitales IP, AMS PHY IP, Verification-IP, HDK und Software. Arasan verf\u00fcgt \u00fcber ein fokussiertes Produktportfolio, das auf mobile SoCs ausgerichtet ist. Der Begriff &#8222;mobil&#8220; hat sich in der zwei Jahrzehnte w\u00e4hrenden Geschichte des Unternehmens weiterentwickelt und umfasst inzwischen alles, was mobil ist, angefangen bei den PDAs Mitte der 90er Jahre \u00fcber die Smartphones und Tablets von Anfang 2000 bis hin zu den Automobilen, Drohnen und IoTs von heute. Arasan ist mit seinem standardbasierten IP als zentrales Element der mobilen SoCs Vorreiter f\u00fcr die Evolution der mobilen Welt. Weltweit wurden bereits \u00fcber eine Milliarde Chips mit Arasan-IP ausgeliefert, unter anderem auch an alle der Top-10-Halbleiterunternehmen. Pressekontakt: Dr. Sam Beal Mktg1@arasan.com Logo &#8211; https:\/\/mma.prnewswire.com\/media\/1093900\/arasan_Logo.jpg Weiteres Material: https:\/\/www.presseportal.de\/pm\/141664\/4529076 OTS: Arasan Chip Systems, Inc. Original-Content von: Arasan Chip Systems, Inc., \u00fcbermittelt durch news aktuell<\/p>\n<p>Quelle: <a href=\"https:\/\/www.presseportal.de\/pm\/141664\/4529076\" target=\"_blank\" rel=\"noopener noreferrer\">presseportal.de<\/a><\/p>\n","protected":false},"excerpt":{"rendered":"<p>San Jose, Kalifornien (ots\/PRNewswire) &#8211; Arasan Chip Systems, ein f\u00fchrender Anbieter von Halbleiter-IP f\u00fcr mobile und automobile SoCs, gab heute<\/p>\n","protected":false},"author":3,"featured_media":0,"comment_status":"open","ping_status":"open","sticky":false,"template":"","format":"standard","meta":{"colormag_page_container_layout":"default_layout","colormag_page_sidebar_layout":"default_layout","footnotes":""},"categories":[5],"tags":[],"class_list":["post-315440","post","type-post","status-publish","format-standard","hentry","category-politik-wirtschaft"],"_links":{"self":[{"href":"https:\/\/hier-luebeck.de\/index.php\/wp-json\/wp\/v2\/posts\/315440","targetHints":{"allow":["GET"]}}],"collection":[{"href":"https:\/\/hier-luebeck.de\/index.php\/wp-json\/wp\/v2\/posts"}],"about":[{"href":"https:\/\/hier-luebeck.de\/index.php\/wp-json\/wp\/v2\/types\/post"}],"author":[{"embeddable":true,"href":"https:\/\/hier-luebeck.de\/index.php\/wp-json\/wp\/v2\/users\/3"}],"replies":[{"embeddable":true,"href":"https:\/\/hier-luebeck.de\/index.php\/wp-json\/wp\/v2\/comments?post=315440"}],"version-history":[{"count":1,"href":"https:\/\/hier-luebeck.de\/index.php\/wp-json\/wp\/v2\/posts\/315440\/revisions"}],"predecessor-version":[{"id":440178,"href":"https:\/\/hier-luebeck.de\/index.php\/wp-json\/wp\/v2\/posts\/315440\/revisions\/440178"}],"wp:attachment":[{"href":"https:\/\/hier-luebeck.de\/index.php\/wp-json\/wp\/v2\/media?parent=315440"}],"wp:term":[{"taxonomy":"category","embeddable":true,"href":"https:\/\/hier-luebeck.de\/index.php\/wp-json\/wp\/v2\/categories?post=315440"},{"taxonomy":"post_tag","embeddable":true,"href":"https:\/\/hier-luebeck.de\/index.php\/wp-json\/wp\/v2\/tags?post=315440"}],"curies":[{"name":"wp","href":"https:\/\/api.w.org\/{rel}","templated":true}]}}